8 (905) 200-03-37 Владивосток
с 09:00 до 19:00
CHN - 1.14 руб. Сайт - 17.98 руб.

Подлинный в углублении блога FPGA (3 -е издание) Тибетское павильон Священных Писаний Wu Houhang Wan FPGA Digital Signaling Technical Tutorial Book

Цена: 720руб.    (¥40)
Артикул: 560717224932

Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.

Этот товар на Таобао Описание товара
Продавец:雨润田图书专营店
Адрес:Пекин
Рейтинг:
Всего отзывов:0
Положительных:0
Добавить в корзину
Другие товары этого продавца
¥25.4457руб.
¥ 39.8 29.8536руб.
¥25450руб.
¥19.5351руб.

55.00

 

 

 

Доставка FPGA (3 -е издание) [Блог Тибетской Священной Священной Писания

Эта книга собирает и организует опыт автора в практике проекта FPGA.Книга имеет как обычно используемые методы проектирования FPGA, чтобы привести читателей, чтобы овладеть сущностью дизайна FPGA; Основываясь на конкретных инженерных проектах, полагаясь на конкретные инженерные проекты.Кроме того, эта книга также имеет несколько полных примеров проекта, позволяя читателям понять процесс разработки FPGA с точки зрения системы.Начиная с инженерной практики, эта книга направлена ​​на то, чтобы привести читателей, чтобы узнать, как найти проблемы, анализировать и решать проблемы при разработке и разработке FPGA.Основными читателями этой книги являются электронные, компьютерные, контрольные и информационные специальности, электронные инженеры, которые занимаются разработкой и дизайном FPGA/CPLD, а также всеми энтузиастами электронного дизайна и производства.

Время, такие как шаттл, в мгновение ока, первое издание этой книги - седьмой год.Глядя на категорию категории аппаратной книги Dangdang, ежегодный список лучших, «Delivery FPGA» на самом деле занимает топ -8 года.Для такой очень профессиональной технической книги она была очень ниша, и было нелегко достичь таких результатов.С точки зрения привилегий, это более ответственно, решимость сделать обновление книги с лучшим намерением.За 7 лет это короткое путешествие для всех.Для привилегий, от молодого возраста до оказания до того, чтобы от преследования полной, от невежества и бесстрашия до обучения до смирения; В храм технологий не остается.Итак, прошло 7 лет, и я могу продолжать смотреть на текст, написанный прошлым с технической точки зрения.Кроме того, привилегии также являются силой наводнения, и намерение сделать некоторые новые восприятия и резюме в эти годы также прыгнули на бумагу и поделиться им с большинством читателей.Особенно вторая и пятая часть этой книги, технические моменты в базовой грамматике и анализе времени, которые являются сложностью и болевыми точками начинающих и продвинутых анализ.Содержание книги ограничено, и поэтому будет сокращен содержание.Помните, пожалуйста, напишите первое издание первого издания редакционного отдела EDN“ написать хорошую книгу&Rdquo;, время учит меня читать истинную коннотацию этого предложения, оно не приносит утилитарного цвета, это просто непрерывное давление, своего рода обмен, который только знает, чтобы дать…&Hellip вдруг напомнила мне стихотворение, просто заканчивая———……

Привилегии студентов в Шанхае в марте 2017 года в Шанхае

Предисловие

Применение устройств FPGA является одной из самых популярных ключевых технологий в разработке встроенных систем после одного микрокомпьютера, а также имеет широкий спектр групп применений в Китае.Для многих студентов, которые все еще изучались в колледжах, и даже некоторые инженеры по аппаратным обеспечениям, которые никогда не касались FPGA, они надеются овладеть такой новой технологией.Дизайн разработки, основанный на FPGA, сильно отличается от предыдущего программного обеспечения или разработки оборудования.Как я могу быстро понять эту технологию?Судя по личному опыту привилегий, теория очень важна и практична.В процессе сочетания теории и практики больше мышления, анализа и краткого изложения.Впервые привилегированные студенты также купили экспериментальную доску FPGA/CPLD на рынке.Однако этого недостаточно.После игры с этими досками учащиеся привилегии восстановили теорию и начали читать много руководств и применения, предоставленных Altera и Xilinx. Проект для настоящих мечей и настоящего оружия.В течение этого периода привилегии участвовали в проектной работе многих небольших проектов.Но, к счастью, кунг -фу достоин людей.Суть проектирования FPGA - это не только входные данные. конвергенция и т. Д. Важно.Разработка FPGA является простым и не простым, или это предложение, дизайнеры должны изучать, анализировать, понимать и суммировать.Не должно быть абсолютно правильным и неправильным в дизайне FPGA.Эта книга собирает и организует опыт автора в практике проекта FPGA.Книга имеет как обычно используемые методы проектирования FPGA, чтобы привести читателей, чтобы овладеть сущностью дизайна FPGA; Основываясь на конкретных инженерных проектах, полагаясь на конкретные инженерные проекты.Кроме того, эта книга также имеет несколько полных примеров проекта, позволяя читателям понять процесс разработки FPGA с точки зрения системы.

Содержание всей книги может быть разделено на три основные произведения.Первые ~ 5 частей предназначены в основном для процесса разработки FPGA.Шестая и 7 -е место, основываясь на опыте проекта привилегий, небольшого опыта и восприятия, и полных примеров проекта, надеясь позволить читателям иметь более тесный контакт с разработкой и разработкой FPGA.Восьмая часть - это некоторые из восприятия привилегий в качестве электронного инженера (инженер FPGA).Для начинающих привилегии могут нести ответственность за то, чтобы сказать, что невозможно использовать эту книгу, чтобы сделать шаг за шагом.Эта книга может быть только хорошей справочной книгой.Для людей с определенным основанием эта книга отличается от предыдущих учебников.Это не просто вздремнуть стиль кода, он даст вам два очень разных результата, чтобы вы почувствовали его; Некоторые примеры, чтобы научить всех научиться использовать…&Многие методы и методы в книге - это классическое использование, а не студенты -привилегии, которые внезапно думают об этом.Возможно, некоторые из содержимого книги не описаны должным образом, и я с нетерпением жду руководства высоких людей.Прикрепите электронную почту: wuhouhang@163.com, и вы также можете скачать бесплатно скачать (веб-сайт: http://pan.baidu.com/s/1mdopg).Спасибо…&Hellip;Благодаря Эдну Ляо Цайюну, Хуан Н.А., Чжу Сюэвю, Ван Чжихуа и всем редакторам и лидерам сайта, чтобы обеспечить талантливую сцену для электронных энтузиастов, Слава Рикису, Рипл, Винд330, Юлцху (Чжу Юлонгу) и гипоксии (Чжанг, Винд330, Юлцху (Чжу Юлонг) и Гипоксия (Чжан. Яфенг), бинго (хан -бин) и другие блоггеры оказали помощь привилегии и поддержке публикации этой книги.Спасибо, друзья, Чен Вейдонг и Ю Гуфенг за поддержку.Я хотел бы посвятить эту книгу всем родственникам и друзьям студентов -привилегий, особенно родителей, которые дали привилегии для здоровой и теплой среды, а также жены студентов -привилегий, которые всегда поддерживали привилегированных одноклассников.Плавная публикация этой книги неразделима от вас.Наконец, спасибо за самую замечательную и драгоценную книгу Бога перед человеком———“&Книга RDQUO;——— это книга, которая оказывает огромное влияние на историю человечества———Одноклассник привилегии, который вырос в христианской семье в раннем возрасте, изучение Библии - это обязательный курс каждый день. повлияет на жизнь привилегий.Разработка полупроводниковой промышленности меняется с каждым днем.Тем не менее, высшая стандартная мораль и тайна жизни, раскрытая Библией, достойны намерения каждого.Вот почему одноклассник привилегии решил сделать краткое изложение каждой его части в качестве книги.Привилегии студенты искренне ожидают, что каждый читатель этой книги также может осторожно забрать Библию после просмотра книги……

Ву Хуханг, октябрь 2009 г., первое издание первого издания первого проекта, март 2017 года, 3 -е издание «Ревизия»

 

краткое введение


    Книга имеет как обычно используемые методы проектирования FPGA, чтобы привести читателей, чтобы овладеть сущностью дизайна FPGA; Основываясь на конкретных инженерных проектах, полагаясь на конкретные инженерные проекты.Кроме того, эта книга также имеет несколько полных примеров проекта, позволяя читателям понять процесс разработки FPGA с точки зрения системы.

   Основными читателями этой книги являются электронные, компьютерные, контрольные и информационные специальности, электронные инженеры, которые занимаются разработкой и дизайном FPGA/CPLD, а также всеми энтузиастами электронного дизайна и производства.


Оглавление


Первая часть фонда популярна

Примечания 1 Первый Met FPGA………………………………………………………………… 2

1. Некоторые основные концепции FPGA……………………………………………………… 2

2. О базовой структуре FPGA………………………………………………………… 6

Примечания 2 Поле приложения………………………………………………………………… 11

1. Логическая адгезия и реальное управление времени…………………………………………………………… 11

2. Обработка сбора сигналов и реализация соглашения……………………………………………………… 12

3. Система проверки прототипа,*верхняя система и другие приложения…………………………………………… 12

Примечание 3 Процесс разработки………………………………………………………………… 14

1. Анализ спроса на разделение модуля…………………………………………………………… 15

2. Разработка ввода для комплексной оптимизации…………………………………………………………… 15

В -третьих, осознайте конвергенцию последовательности………………………………………………………………… 16

В -четвертых, симуляционный тест на отладку на уровне доски…………………………………………………………… 16

Вторая часть основной грамматики

Говоря о примечаниях 4 обучение грамматики…………………………………………………… 20

Примечания 5 Комплексный набор грамматики……………………………………………………… 23

1. Грамматика объявления модуля: модуль…endmodule…………………………………………… 23

2. Объявление порта: вход, вывод, inout………………………………………………… 23

В -третьих, определение параметра: параметр…………………………………………………………… 24

В -четвертых, тип сигнала: провод, рег и т. Д.…………………………………………………………… 25

5. Сравните суждение: если…else,case…default…endcase……………………………………… 26

6. Круговое заявление: для…………………………………………………………………… 27

Семь, определение миссии: задача…endtask……………………………………………………… 27

8. Непрерывное назначение: назначить, сомневаться в выражении (? :)……………………………………………… 27

Девять, всегда модуль…………………………………………………………………… 28

Оглавление

2

10. Вычислительный оператор…………………………………………………………………… 28

Одиннадцать, символ назначения: = и<=&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 29

Примечания 6 Стандарт написания кода&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 30

1. Спецификации написания кода&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 30

Во -вторых, идентификатор&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 30

Три, формат&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 32

В -четвертых, примечание&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 32

Примечания 7 Стиль кода&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 33

1. Обзор стиля кода&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 33

Во -вторых, метод проектирования схемы регистрации&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 33

3. Синхронные и принципы проектирования часов&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 37

В -четвертых, код управления двумя булавками&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 39

В -пятых, стиль кода повышения производительности системы&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 40

Третья часть навыков дизайна и мыслей

Примечания 8 Говоря о дизайне статуса машины&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 48

1. Основная концепция государственной машины&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 48

Во -вторых, 3 различных метода написания машины состояния&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 49

Примечания 9 Сброс дизайна&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 57

1. Асинхронное сброс и синхронное сброс&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 57

Во -вторых, сброс и подраздел&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 59

В -третьих, асинхронное сброс, синхронное выпуск&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 60

В -четвертых, дизайн сброса после конфигурации PLL&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 61

Примечания 10 FPGA Важные идеи дизайна и инженерные приложения&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 63

1. Принципы скорости и обмена площадью&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 63

Во -вторых, работа на табличном теннисе и конструкция строки/и преобразования&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 64

В -третьих, конструкция сборочной линии&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 65

В -четвертых, логическая репликация и повторное использование модуля&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 67

Пять, модульный дизайн&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 68

6. Навыки дизайна часов&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 71

Примечания 11 Cross -Clock на основе обработки сигналов на основе FPGA&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 74

1. Идеи синхронного дизайна&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 75

Во -вторых, одноэтажное обнаружение сигнала управления&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 79

3. Специальный сигнал рукопожатия&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 81

В -четвертых, получите состояние суб -стабильного&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 84

Оглавление

3

5. С помощью памяти&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 88

Часть 4 имитационное тест

Примечания 12 Простой дизайн тестирования&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 92

1. Обзор Testbench&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 92

Во -вторых, строительство базового тестирования&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 93

Примечания 13 Навыки написания тестирования&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 98

1. Полезные подпрограммы для упаковки&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 98

2. Определение переменных&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 99

В -третьих, параллелизм HDL&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 100

В -четвертых, структурированный тестовый&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 101

5. расстройства чтения/письма&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 105

6. Предотвращает одновременно вызову задания.&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 107

Примечания 14 Дизайн тестового примера&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 109

1. Следственный порт моделирования и получение связи&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 109

Во -вторых, полное испытание на покрытие методора&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 113

В -третьих, повторно используйте MCU чтения/письменного дизайна&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 117

Часть 5 времена -анализ заказа

Примечания 15 Основная основа анализа времени&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 122

1. Теория базового анализа времени&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 122

2. Часы, время установления и время обслуживания&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 126

3. Базовый анализ последовательных путей&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 129

В -четвертых, анализ времени пути reg2reg&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 132

Примечания 16 Анализ режима REG2PIN&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 135

Примечания 17 ПИН2REGE ANALUAS&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 141

Примечания 18 на основе анализа времени времени времени&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 147

Во -первых, проанализировать ClockSetUpSlack&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 147

Во -вторых, анализ TH, основанный на TimeQuest Reg2reg&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 149

3. За исключением временного порядка&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 151

В -четвертых, основное использование многоклетных ограничений&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 153

5. Пример настройки сбалансированной нагрузки ⅱ пленки&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 157

6. Чтение анализа ограничений SRAM.&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 162

Семь, модель времени интерфейса синхронизации источника&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 165

Восемь, оптимизация времени восстановления, один пример&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 170

Девять, оптимизация времени -заказа upplanner&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 175

Оглавление

4

Часть 6 Практический опыт и восприятие

Примечания 19 Системная архитектурная мысль&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 182

1. Что может сделать FPGA&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 182

2. DMA повсюду&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 184

3. Рисунок*Отчет о тестировании скорости отображения&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 187

В -четвертых, точки проектирования арбитражных логиков&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 190

5. Аппаратное ускорение: красивое использование для использования&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 192

6. Оценка пропускной способности данных&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 195

Семь, Spike FPGA*Inter -Commmunication&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 197

8. FPGA+CPU: параллельная обработка&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 200

Примечания 20 Практические навыки применения&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 203

1. Комплексный регистр&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 203

Во -вторых, проблема, вызванная битами определения в Verilog&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 204

3. Perilog Code Portable Design&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 208

В -четвертых, циклоновое устройство находится под контролем&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 211

5. Отладка развития прототипа циклона III&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 215

6. Уровень использования M4K&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 218

Семь, сжимайте ресурсы хранения на FPGA*&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 218

8. Преобразование метода реализации памяти&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 225

Девять, небольшое обсуждение Max II Power -On и Reset&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 229

10. Пример конфигурации LVDS на основе ALTRAFPGA&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 232

11. Используйте дифференциальный ввод FPGA для реализации конверсии A/D&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 237

Двенадцать, держите кроликов, обработанных растением, эффект является значительным&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 238

Примечания 21 БОРЕЦ -УВЕДЕНИЯ.&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 241

1. Повторно используйте булавки, много ловушек&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 241

Во -вторых, целостность сигнала ядра EPCS*&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 242

В -третьих, это катастрофа ввода/вывода.&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 244

В -четвертых, аппаратное здравый смысл оборудования&mdash;&mdash;&MDASH;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 246

5. Отражение, вызванное PLL -выделенными выводами&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 248

6. Некоторые методы фильтрации заусенцев&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 249

7. Пример применения применения дифференциального импеданса на основе FPGA&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 252

8. Используйте технологию выставки FPGA Clock, чтобы пройти тест&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 262

Оглавление

5

Часть 7 Дело проекта

Примечания 22 DIY Logic Analyzer&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 268

1. Фоновое введение&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 268

2. Функциональные требования и подразделение модуля&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 269

3. Сбор данных, триггер и хранение&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 272

4. Дизайн интерфейса на основе VGA на основе VGA&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 274

Примечания 23 DIY Digital Photo Frame&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 277

1. Фоновое введение&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 277

2. Функциональные требования и подразделение модуля&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 278

3. Управление интерфейсом SPI&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 281

4. Структура хранения данных SD -карты и файловая система FAT16&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 283

5. Инициализация и операция по чтению SD -карты&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 293

6. Конструкция контроллера SDRAM&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 296

7. Диаграмма формата BMP*Дисплей&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 297

Часть 8 Сеть Разное текст

Примечания 24 Основные упражнения&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 308

1. Стоимость данных зависит от исходной версии&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 308

2. Инструменты разработки должны быть опытными&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 309

В -третьих, навыки сварки должны быть твердыми&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 309

В -четвертых, не пытайтесь писать документы&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 310

Примечания 25 всегда будут верны мечте, когда ты молод&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 313

Примечания 26 молодых времен&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 315

Примечания 27 FPGA Engineer: сохранить мечты или обратно в реальности&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 317

Рекомендации&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip;&hellip; 320




Связанный шаблон [END] Узел, не работайте вручную.ПересечениеПересечение