Третье издание схемы моделирования и цифровой схемы, третьего издания Чжу Сяоминг Ян Сюйе, Го Сяоджуан, публикуется основным курсом электронных технологий

Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.
Описание товара
- Информация о товаре
- Фотографии

| Аналоговые и цифровые схемы (версия D3) | ||
| Ценообразование | 59.80 |
| Издатель | Люди после прессы | |
| Издание | 3 | |
| Опубликованная дата | Октябрь 2019 | |
| формат | 16 | |
| автор | Zhu Xiaoming et al. | |
| Украсить | Оплата в мягкой обложке | |
| Количество страниц | 305 | |
| Число слов | 1000 | |
| Кодирование ISBN | 9787115502209 | |

Эта книга разделена на две главы, 11 глав.Предыдущий - это моделирование, в общей сложности 4 глав, в том числе: базовые знания о полупроводнике, усиливающейся схеме, интегрированном вычислительном усилителе, синус -колебательной схеме.Следующая часть - цифровая часть, в общей сложности 7 глав, содержимое включает в себя: цифровой логический фундамент, дверная цепь, комбинированная логическая цепь, цепь логики времени, схема генерации импульсов и пластическая хирургия, номер/плесени и форма/цифровой преобразователь, полупроводник память и программируемое логическое логическое устройство.

Предыдущая статья Часть аналоговой схемы
Глава D 1 Полупроводниковые приборы 1
1.1 Базовые знания о полупроводниках 1
1.1.1 Собственный полупроводник 1
1.1.2 Собственное возбуждение и два типа носителей 2
1.1.3 Примесный полупроводник 2
1.1.4 PN-переход 4
1.2 Две J-образные трубки 7
1.2.1 Некоторые распространенные конструкции диодных ламп 7
1.2.2 Вольт-амперные характеристики диода 7
1.2.3 Основные параметры диодной лампы 8
1.2.4 Простой метод определения природы двух трубок 8
1.2.5 Эквивалентная схема диода 9
*1.3 Базовая схема применения диода 9
1.3.1 Схема диодного выпрямителя 9
1.3.2 Схема мостового выпрямителя 10
1.3.3 Схема выпрямителя удвоителя напряжения 12
1.3.4 Схема ограничителя 12
1.3.5 Схема логического элемента И 13
*1.4 Трубка регулятора напряжения 13
1.4.1 Структура и характеристика трубки регулятора напряжения 13
1.4.2 Основные параметры трубки регулятора напряжения 14
1.5 Другие типы диодных ламп 15
1.5.1 Светодиод 16
1.5.2 Фотодиод 16
1.6 ТрехJ-образная трубка 16
1.6.1 Конструкция и тип трехJ-трубки 16
1.6.2 Эффект усиления тока тройной J-трубки 18
1.6.3 Общая характеристика излучения трехджамповой трубки 19
1.6.4 Основные параметры трехJ трубки 21
1.7 Полевой транзистор 23
1.7.1 Типы и
Конструкция 23
1.7.2 Типы и характеристики полевых транзисторов с изолированным затвором
Конструкция 26
1.7.3 Основные параметры полевой трубки 30
D Глава 2 Базовая схема усиления 34
2.1 Схема усилителя J с общим излучением 34
2.1.1 Состав схемы 34
2.1.2 Путь постоянного тока и переменный ток цепи усилителя
Проход 35
2.1.3 Метод графического анализа J-схемы общего излучения 35
2.1.4 Метод анализа эквивалентных схем с небольшими переменными 39
2.2 Анализ схемы усилителя 44
2.2.1 Необходимость стабильной рабочей точки 44
2.2.2 Типичные примеры статической стабильности рабочей точки
Схема 44
2.2.3 Схема композитного лампового усилителя 47
2.3 Схема J с общим коллектором 48
2.4 Схема J с общей базой 50
2.5 Многокаскадный усилитель 51
2.5.1 Усилитель напряжения с резисторно-емкостной связью 52
*2.5.2 Усилитель с общим эмиттером и общей базой 53
2.5.3 Усилитель напряжения с прямой связью 55
2.6 Дифференциальный усилитель 57
2.6.1 Состав схемы 57
2.6.2 Статический анализ 59
2.6.3 Динамический анализ 59
2.6.4 Четыре типа входа и выхода дифференциального усилителя
Конфигурация 61
2.7 Частотные характеристики усилителя 64
2.7.1 Высокочастотный эквивалент трехJ-трубки, модель 64
2.7.2 Частотная характеристика усиления тока трехджейной лампы 66
2.7.3 Частотная характеристика схемы однолампового усилителя с общим эмиттером
Особенности 68
2.8 Принципиальная схема усиления полевой лампы 74
2.8.1 Состав схемы 74
2.8.2 Сравнение полевых трубок и трубок с тройным J 77
2.9 Схема усилителя мощности 77
2.9.1 Обзор 77
2.9.2 Схема усилителя мощности класса А 78
2.9.3 Схема двухтактного усилителя мощности класса B 79
Глава D3 Интегрированный операционный усилитель 89
3.1 Обзор 89
3.1.1 Характеристики схемы интегрального операционного усилителя 89
3.1.2 Блок-схема схемы интегрального операционного усилителя 89
3.2 Схема источника тока 90
3.2.1 Базовая схема источника тока 91
*3.2.2 Использование источника тока в качестве активной нагрузки.
Усилитель 92
3.3 Принципиальная схема интегрального операционного усилителя и параметры идеального операционного усилителя 92
3.3.1 Анализ принципиальной схемы интегрального операционного усилителя 92
3.3.2 Основные параметры интегрального операционного усилителя 93
3.4 Параметры и рабочая область идеального интегрального операционного усилителя 94
3.4.1 Показатели эффективности идеального операционного усилителя 95
3.4.2 Идеальные операционные усилители в различных областях применения
Особенности 95
3.5 Базовая арифметическая схема 96
3.5.1 Схема пропорционального управления 97
3.5.2 Схема сложения и вычитания 100
3.5.3 Интегральная и дифференциальная схема работы 103
3.5.4 Логарифмическая и экспоненциальная схема работы 104
Глава D4 Синусоидальная колебательная схема 111
4.1 Обзор 111
4.2 Основные принципы синусоидального колебательного контура 111
4.2.1 Условия колебаний синусоидального колебательного контура 111
4.2.2 Основной состав, классификация и
Метод анализа 113
4.3 Схема LC-генератора 113
4.3.1 Колебательный контур с взаимной индуктивной связью 114
4.3.2 Схема трехточечного генератора 114
4.4 Схема RC-генератора 116
4.4.1 RC-фазогенераторная схема 116
4.4.2 Схема генератора моста Вина 117
4.5 Схема кварцевого генератора 118
Следующая статья Цифровая схема
Глава D5 Основы цифровой логики 122
5.1 Система счисления и BCD-код 122
5.1.1 Система счисления 122
5.1.2 Несколько простых кодировок 125
5.2 Основы логической алгебры 126
5.2.1 Операция И 126
5.2.2 Операция ИЛИ 127
5.2.3 Операция НЕ 128
5.2.4 Сложные операции 129
5.2.5 Позитивная и негативная логика 130
5.3 Основные выражения отношений и обычное использование логической алгебры
Формула 131
5.3.1 Основные соотношения логической алгебры 131
5.3.2 Основные законы 132
5.3.3 Часто используемые формулы 133
5.3.4. Основная теорема 134.
5.4 Метод представления логических функций 135
5.4.1 Метод представления логической функции 135
5.4.2 Представление логических функций в таблице истинности 135
5.4.3 Логическое функциональное выражение 135
5.4.4 Логическая схема 137
5.4.5 Диаграмма формы рабочего сигнала 138
5.5 Упрощение логических функциональных выражений 138
5.5.1 Метод упрощения формул 139
5.5.2 Метод упрощения логических функций по картам Карно 139
5.5.3 Логические функции с нерелевантными членами
Упростить 144
5.6 Два типа задач изучения логических функций 146
5.6.1 Функция анализа заданной цепи 146
5.6.2 Проектирование схемы с учетом логической задачи 147
Глава D6 Схема ворот 153
6.1 Обзор 153
6.2 Дискретная компонентная вентильная схема 154
6.2.1 Схема диода И затвора 154
6.2.2 Схема диодного ИЛИ 154
6.2.3 Схема НЕ-затвора трехпереходного транзистора 155
6.3 Схема интегрального затвора ТТЛ 156
6.3.1 Схема затвора TTL NOT 156
6.3.2 Схема логического элемента TTL И-НЕ и логического элемента ИЛИ-НЕ 160
6.3.3 Схема затвора с открытым токосъемником J 161
6.3.4 Схема вентиля с тремя состояниями 164
6.4 Схема затвора КМОП 166
6.4.1 Состав и состав схемы КМОП-инвертора
Принцип работы 166
6.4.2 Состав и сумма схемы КМОП-И-НЕ
Принцип работы 167
6.4.3 Состав и сумма схемы КМОП-затвора NOR
Принцип работы 167
6.4.4 Состав и сумма схем передающего вентиля КМОП
Принцип работы 169
6.5 Введение в знания об использовании интегральных схем 170
6.5.1 Модели отечественных интегральных схем
Номенклатура 170
6.5.2 Основные технологии интегральных вентильных схем
Индикатор 170
6.5.3 Обработка резервных входных контактов 171
6.5.4 Схема интерфейса между ТТЛ и КМОП 171
Глава D7 Комбинационные логические схемы 176
7.1 Обзор 176
7.1.1 Характеристики комбинационных логических схем 176
7.1.2 Анализ и проектирование комбинационных логических схем
Метод 176
7.2 Часто используемые комбинационные логические схемы 177
7.2.1 Энкодер 177
7.2.2 Приоритетный энкодер 179
7.2.3 Декодер 182
7.2.4 Декодер дисплея 186
7.2.5 Селекторы данных 188
7.2.6 Сумматоры 191
7.2.7 Числовой компаратор 194
7.3 Конкуренция в области комбинационных логических схем -
Приключение 196
7.3.1 Феномен принятия рисков в условиях конкуренции 196
7.3.2 Метод оценки явления принятия конкурентного риска 197
Глава D8 Триггеры и схемы последовательной логики 201
8.1 Обзор 201
8.2 Структура схемы и принцип работы триггера 201
8.2.1 Базовый RS-триггер 201
8.2.2 Структура схемы и принцип работы синхронного RS-триггера 204
8.2.3 Структура схемы и принцип работы RS-триггера «ведущий-подчиненный» 205
8.2.4 Краевой триггер, состоящий из передающего вентиля КМОП 209
8.3 Метод описания логической функции триггеров 210
8.3.1 RS-триггер 210
8.3.2 JK-триггер 211
8.3.3 D-триггер 212
8.3.4 Т-триггер 212
8.3.5 Преобразование логических функций триггера 213
8.4 Методы анализа и методы проектирования последовательных логических схем 215
8.4.1 Анализ синхронных последовательных логических схем
Метод 215
8.4.2 Анализ асинхронных последовательных логических схем
Метод 219
8.4.3 Метод проектирования последовательной логической схемы 220
8.5 Часто используемые последовательные логические схемы 224
8.5.1 Регистры и регистры сдвига 224
8.5.2 Синхронный счетчик 227
8.5.3 Счетчик сдвигового регистра 240
8.6 Анализ и проектирование последовательных логических схем
Комплексный пример 242
Глава D9 Схема генерации и формирования импульсов 249
9.1 Обзор 249
9.2 Применение таймера 555 249
9.2.1 Структура схемы таймера 555 249
9.2.2 Используйте таймер 555 для формирования Шмидта
Триггер 251
9.2.3 Использование таймера 555 для формирования моностабильного состояния
Схема 252
9.2.4. Использование таймера 555 для формирования мультигармоники.
Осциллятор 254
9.2.5 Схема применения таймера 555 256
9.3 Кварцевый мультивибратор 258
9.4 Генератор, управляемый напряжением 259
D Глава 10 Цифро-аналоговые и аналого-цифровые преобразователи 262
10.1 Обзор 262
10.2 Цифро-аналоговый преобразователь 262
10.2.1 Сетевой цифро-аналоговый преобразователь с взвешенными резисторами 262
10.2.2 Инвертированная Т-образная резисторная цепь Ц/А
Конвертер 264
10.3 Аналого-цифровой преобразователь 265
10.3.1 Основные компоненты аналого-цифрового преобразователя 265
10.3.2 Прямой аналого-цифровой преобразователь 267
10.3.3 Косвенный аналого-цифровой преобразователь 271
10.4 Параметры использования A/D и D/A 272
10.4.1 Точность АЦП и ЦАП 272
10.4.2 Скорость аналого-цифрового и цифро-аналогового преобразования 273
Глава D 11. Полупроводниковая память и программируемая логика.
Устройство 275
11.1 Полупроводниковая память 275
11.1.1 Постоянное запоминающее устройство 275
11.1.2 Расширение и применение ПЗУ 277
11.1.3 Несколько часто используемых ПЗУ 279
11.2 Программируемые логические устройства 280
11.2.1 Способы подключения PLD и базовые двери
PLD представление схемы 281
11.2.2 Логика программируемой матрицы 282
11.2.3 Программируемые универсальные матричные логические устройства
Основная структура 284
11.2.4 Внутрисистемные программируемые логические устройства 286
11.3 Программирование программируемых логических устройств 292
11.3.1 Система разработки PLD 292
11.3.2 Общие этапы программирования PLD 293
11.4 Введение в CPLD и FPGA 293
11.4.1 Основы CPLD и FPGA
Структура 293
11.4.2 Процесс проектирования FPGA/CPLD 296
Приложение обычно используется цифровые модели интегрированных схем и контактов 302
Прочтите некоторые главы онлайн.
........








