Подлинный дизайн схемы интеграции книг учебника (2 -е издание) (Электронная информационная дисциплина базовая серия курсов)
Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.
- Информация о товаре
- Фотографии
Основная информация
Название: Интегрированная конструкция схемы (2 -е издание) (учебник для базового курса электронной информационной дисциплины)
Цена: 69 юаней
Автор: ye yizheng, приезжайте в Fengchang, http://book.erp.jd.com/book/sho
Пресса: издательство Tsinghua University Press
Дата публикации: 2016-09-01
ISBN: 9787302447184
Слова: 656000
Номер страницы: 448
Издание: 2
Рамка
Открыто: 16
Краткое содержание
Эта книга всесторонне вводит основные знания об анализе и проектировании интегрированных схем и разработке некоторых новых технологий.Среди них глава 4 представляет собой разработку интегрированных схем, базовых процессов производства, структуры часто используемых устройств и их паразитических эффектов, дизайн макета, базовые знания, модель устройства и программа моделирования специй; Интеграционные схемы и аналоговая интегрированная схема;Эта книга можно использовать в качестве учебника для бакалавриата электронной информации в колледжах и университетах, а также можно использовать в качестве справочника для выпускников и инженеров в соответствующих областях.
об авторе
Йе Йизхенг, профессор и докторант Института технологии Харбина, уже давно занимается преподаванием и научными исследованиями в области микроэлектроники и технологии.Сформировано в 1998 году“Технологический институт Харбин Микрона и твердая электроника”Докторская точка дисциплины провела группу врачей и степень магистра по направлению интегрированных цепей, читала лекции на многих профессиональных курсах и опубликовала более 150 академических работ.существовать“Интегрированная конструкция цепи и автоматизация электронного дизайна”(EDA) достиг ряда результатов научных исследований, и проведенные научные исследовательские проекты получили ряд национальных и технологических премий по прогрессу, а также ряд провинциальных и министерских научных и технологических наград.Я получил провинцию“эксперт”, *** Уровень и министерский уровень“Есть выдающиеся взносы в молодых и молодых людях”По всей стране“Три -эйт”Носитель красный флаг и другие названия.
Приходите в Фенгфенг, доцент кафедры технологического университета Харбина, долгое время занимается преподаванием и научными исследованиями в области интегрированного дизайна схем.Лекция“IC Design”Конечно, практическая учебная ссылка для интегрированного производства схемы социальной операции и интегрированной конструкции учебных программ.В научных исследованиях и разработках была председательна проектирование ряда интегрированных цепных чипов, и результаты научных исследований получили многие провинциальные и министерские научные награды.
Оглавление
Главы
1.1 Рождение и развитие интегрированных цепей
1.2 Интегрированная классификация цепи
1.3 Интегрированная цепочка промышленности
1.4 Интегрированная конструкция схемы и технология EDA
1.4.1 Интегрированная конструкция цепи
1.4.2 Разработка технологии автоматизации интегрированного проектирования схем.
Глава 2 Интегрированные схемы инженерные основы
2.1 Фонд графического процесса
2.1.1 Подготовка фильма
2.1.2 Оптическая резьба и технология
2.1.3 Допинг технологии
2.2 Интегрированное производство схемы Базового процесса процесса
2.2.1 Двусторонний процесс производства интегрированных цепей
2.2.2CMOS Процесс производства интегрированного производства интегрированных схем
2.2.3biocmos Integrated Circuit Manufacturing Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Craft Ремесленные ремесленные ремесленные ремесленные крафт
2.3 Компоненты в интегрированных цепях
2.3.1NPN Транзистор и их паразитические эффекты
2.3.2PNP Transistor и их паразитические эффекты
2.3.3 Мос транзистор и их паразитические эффекты
2.3.4 Небольшие устройства MOS. Проблемы выделения и сужения теории в пропорции
2.3.5 Диод в интегрированной цепи
2.3.6 Резистор в интегрированной цепи
2.3.7 Конденсатор в интегрированной цепи
2.3.8 Индуктор в интегрированной цепи
2.4
2.4.1 Правила проектирования макета
2.4.2 макет макета
2.4.3
2.4.4 Проверка макета и представление данных
2.4.5 Основная оптимизированная технология проектирования макета.
Глава 3 Модель интегрированного схемы схемы
3.1 Диодная модель
3.1.1 модель постоянного тока
3.1.2 Большая модель сигнала
3.1.3
3.1.4pn Узловая бинарная температура трубы
3.2 Модель транзистора с двойным типом
3.2.1em модель
3.2.2GP модель
3,3 м.
3.3.1MOSFET COMPACE MODEL
3.3.2Mosfet Big Signal Model
3.3.3MOSFET малой сигнальной модели
3.3.4mosfet второй -заказ и модель эффекта высокого порядка
3.4 Модель шума
3.4.1 Тип источника шума
3.4.2 Модель шума интегрированной цепи шума
Глава 4 Программа моделирования специй
4.1.pice Введение
4.2.pice Цепь Описание предложение
4.2.1.
4.2.2 Вывод оператора и выходных переменных Ofpice
4.3 -темп схемы Функция введения введение
4.3.1 Анализ постоянного тока
4.3.2. Анализ обмена небольшими сигналами
4.3.3 Анализ мгновенного состояния
4.3.4 Анализ Фурье
4.3.5 Общий анализ сканирования параметров
4.3.6 Анализ Монте -Карло
4.3.7 Плохая ситуация Анализ
4.3.8 Анализ температуры
4.3.9 Анализ шума
4.3.
Глава 5 погружение цифровой интегрированной схемы
5.1 Простой TTL и ворота
5.1.1 Принцип работы
5.1.2 Характеристики передачи напряжения и способность антисвязанности
5.1.3 нагрузочная емкость
5.1.4 Переходные характеристики
5.1.5.
5.1.6 Multi -Launch Pole Input Transistor Design
5.2TTL и формы улучшения двери
5.2.1 Tri -tube Блок TTL и дверь
5.2.2 Четырехнологический блок TTL и дверь
5.2.3 пять -титуб
5.2.4 Six -Tube Unit TTL и дверь
5.2.5 Транзистор Шоттки и STTL и дверь
5.2.6lsttl и Alsttl и Gate
5.3ttl и логическое расширение дверей
5.3.1TTL Основной цепь затвора
5.3.2ttl OC
5.3.3ttl Трехзрамовая дверная схема
5.3.4ttl Schmidt Logic Door Current
5.3.5TTL Триггерная цепь
5.4ttl в крупных интегрированных цепях
5.4.1 Структурные характеристики крупных интегрированных цепей в середине
5.4.2ttl упростите логическую дверь
5.4.3.
5.4.4 внутренний упрощенный триггер
5.5TTL Анализ макета интегрированной схемы
5.5.1ttl и анализ макета двери
5.5.2lsttl или анализ макета двери
5.6 ECL интегрированная схема
5.6.1 Принцип работы основной двери основных дверей
5.6.2 Логическое расширение схемы цепи
5.6.3 ECL
5.7I2L Интегрированная цепь
5.7.1i2l Основной подразделение
5.7.2i2l
5.7.3i2l
Глава 6 CMOS Digital Integrated Cux Design
6.1cmos антифазное устройство
6.1.1 Принцип работы
6.1.2 Характеристики передачи постоянного тока и устойчивость к шуму
6.1.3 Мгновенные характеристики
6.1.4 Характеристики энергопотребления
6.2 Трансфер
6.2.1 Дверь трансмиссии с одним зазором MOS
6.2.2CMOS Дверь передачи
6.3CMOS Базовая логическая схема
6.3.1 Стандартный Статический логический затвор CMOS
6.3.2 Псевдо -NMOS Логика и дифференциальное общенациональное напряжение логика напряжения
6.3.3cmos три государственных двери
6.3.4 Логика дверей передачи и дифференцированная логика трансмиссионной трубки
6.3.5CMOS Динамическая логика
6.4cmos триггер
6.4.1r 触 S Триггер
6.4.2D Триггер
6.4.3CMOS Schmidt Trigger
6.5 Addctor Cuxd
6.5.1 Полный дополнительный и полуадресный
6.5.2 Установка плюс инструмент
6.5.3. Установка избранной Maggie Добавляет инструмент
6.5.4 Гордость на месте
4,6 МОМ МИСУ
6.6.1 Подготовка памяти
6.6.2MASK ROM
6.6.3 Wipe -Write ROM
6.6.4 Доступ с памятью
6.6.5 Слушайте с помощью контента, обращаясь к памяти
6.7CMOS интегрированные схемы функции конструкции схемы
6.7.1 Анти -блокировочный дизайн
6.7.2 Антистатический дизайн
6.8 Метод реализации интегрированной цепи
6.8.1 Полный метод проектирования настройки
6.8.2 Метод проектирования дверных массивов
6.8.3 Стандартный метод проектирования устройства
6.8.4 Как разработать блок блока
6.8.5 Метод программируемого логического устройства
Глава 7 Моделирование интегрированной конструкции цепи
7.1 Обзор
7.2 Током зеркало
7.2.1 Основное зеркало тока MOS
7.2 .2
7.2.3 Зеркало биполярного тока
7.3 Источник
7.3.1 Источник напряжения источник
7.3.2 Текущий эталонный источник
7.4CMOS ОДИН -СТАВЛИЧЕСКИЙ Усилитель
7.4.1 Общий источник чрезвычайно усилитель
7.4.2 Вместе экстер
7.4.3 Капральный полярный усилитель
7.4.4 Усилитель коммунистической галереи
7.4.5 Характеристики четырех типичных структур суммированы
7.5 Двух -тип -усилитель
7.5.1 Вместе экстертер
7.5.2 Вместе экстертер
7,5
7.6 Дифференциальный апокалипт
7.6.1 Метод работы движения
7.6.2 В основном плохое движение
7.6.3 Общий ответ модели
7.7 Частотные характеристики усилителя
7.7.1 Эффект Michic
7.7.2 Частотные характеристики полюса Co -Source
7.7.3 Частотные характеристики общего дренажа
7.7.4 Частотные характеристики общей сетки
7.7.5 Частотные характеристики сетки Co -Source
7.7.6 Частотные характеристики дифференциальных усилителей
7,8 шум
7.8.1 Особенности, связанные с шумом
7.8.2 Расчет шума в цепи
7.9 Вычисление усилителя и компенсации частоты
7.9.1 Параметры производительности
7.9.2 First -Level Op Amprus
7.9.3 Два територа
7.9.4 Обратная связь и компенсация частоты
7. компаратор
7..1 Характеристики компаратора
7..2 Тип компаратора
7..3 High -Speed Comparator Design
7.11 Схема конденсатора переключения
7.11.1 Основная емкость переключения
7.11.2 Основная единица
7.11.3 Фильтр конденсатора переключения
7.12 Схема преобразования данных
7.12.1 Цифровой конвертер модуля
7.12.2 Модельный преобразователь
7.13 Особенности конструкции макета аналоговой схемы
7.13.1 Кристаллическая трубка
7.13.2 Симметрия
7.13.3 Устройство без заслуг
7.13.4 Проблема с шумом
Глава 8 Цифровой интегрированный дизайн автоматизации схемы
8.1 Обзор методов проектирования цифровых интегрированных схем
8.1.1 иерархический метод проектирования
8.1.2 Процесс проектирования автоматизации электронного дизайна
8.2Verilog Аппаратный описание языка
8.2.1Verilog Foundation
8.2.2Verilog HDL -моделирование
8.2.3.
8.2.4Verilog HDL Поведенческое моделирование
8.2.5Verilog иерархическое моделирование HDL
8.3 Проект комплексный
8.3.1 Поведение всеобъемлющее
8.3.2 Логический синтез
8.3.3 Комплексный макет
8.4 Проверка дизайна
8.4.1 Основное содержание проверки дизайна
8.4.2 Обзор функциональной проверки
8.4.3 Проверка моделирования на основе
8.4.4 Обзор проверки времени
Глава 9 Технология тестирования интегрированной схемы
9.1 Модель сбоя
9.1.1 Фиксированный сбой
9.1.2 Сбой моста
9.1.3 сбой задержки
9.1.4IDDQ ошибка
9.2 Генерация тестового вектора
9.2.1 Разное или закон
9.2.2 Метод логического различия
9.2.3 Один метод сенсибилизации диаметра.
9.2.4D алгоритм
9.2.5FAN Алгоритм
9.3 Проверка дизайна
9.3.1 Специальная технология измерения проектирования
9.3.2 Технология сканирования тестирования
9.3.3 Создание технологии самостоятельного теста
9.3.4 Технология сканирования границ
9.4 Тестовая структура и стандарты для системных чипов
9.4.1SOC Тестовая структура
9.4.2 Стандарт тестирования ядра IEEE 1500
Глава SOC Design Введение
Введение в .1soc
.1.1SOC Обзор
.1.2SOC Структура
.1.3soc технические характеристики
.2SOC Методология проектирования
.2.1SOC Процесс проектирования
.2.2 Метод проектирования SOC на основе платформы
.2.3soc разработка технологии автоматизации дизайна
Дизайн и повторное использование ядра .3ip
Несколько форм ядра .3.1ip
.3.2ip ядерной дизайн и технологии повторного использования
.4soc/IP -проверка технология
.4.1SOC Проверка характеристики
.4.2SOC Проведенный методология
.5 Multi -Core SOC на основе сетевой взаимосвязи
.5.1mpsoc введение
.5.2 Разработка структуры коммуникации в структуре коммуникации в фильме
.5.3 Интернет -технология
Разработка технологии .6SOC
.6.1soc Technology Trend
.6.2 Разработка технологии устройств CMOS в процессе процесса
.6.3 Разработка материалов и оборудования для переработки интегрированных цепей НАТО
Рекомендации
Выбор редактора
Рекомендуемые учебники
Обычное высшее образование“Одиннадцатая пять”Планирование учебника
Эта книга охватывает историю, статус и тенденции разработки интегрированной схемы и всесторонне вводит классификацию и характеристики интегрированных цепей, что облегчает читателям освоить знание интегрированных цепей.Эта книга проста и мелкая, и графика полон графики, включая базовые знания о принципах и процессах, связанных с интегрированной цепей, и облегчает читателям изучать и освоить теорию и методы интегрированной конструкции схемы.Эта книга охватывает широкий спектр знаний и сильной системности.