Официальное подлинное цифровое фильтр MATLAB и FPGA Реализация Altera/Verilog Edition 2 -е издание учебник по разработке разработки системы FPGA.
Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.
- Информация о товаре
- Фотографии
Оглавление
Глава 1  (1)
1.1  (1)
1.1.1  (1)
1.1.2    (3)
1.1.3    (4)
1.2    (5)
1.2.1    (5)
1.2.2    (7)
1.2.3&Концепция NBSP;   (13)
1.3    (14)
1.4&Введение в NBSP;  
1.5   
1.5.1   
1.5.2&Типичное применение NBSP;   (19)
1.6  Резюме   (19)
Глава 2    (21)
2.1    (21)
2.1.1    (21)
2.1.2   
2.2    (25)
2.2.1    (25)
2.2.2    (28)
2.2.3    (30)
2.3   
2.3.1   
2.3.2    (35)
2.3.3    (42)
2.4   
2.5  Резюме   (44)
Глава 3   
3.1   
3.1.1   
3.1.2    (46)
3.1.3    (48)
3.2    (51)
3.2.1    (51)
3.2.2    (54)
3.2.3    (55)
3.2.4    (55)
3.3    (58)
3.3.1    (58)
3.3.2    (59)
3.3.3    (60)
3.3.4    (61)
3.4    (62)
3.4.1    (62)
3.4.2    (64)
3.4.3    (67)
3.4.4    (68)
3.5  Резюме   (70)
Глава 4 Реализация FPGA FIR -фильтра   (71)
4.1    (71)
4.1.1    (71)
4.1.2   
4.1.3   
4.1.4    (78)
4.2   
4.2.1   
4.2.2    (85)
4.2.3    (85)
4.3    (86)
4.3.1    (86)
4.3.2    (92)
4.3.3    (93)
4.3.4    (94)
4.3.5    (96)
4.4    (98)
4.4.1    (98)
4.4.2    (100)
4.4.3    (107)
4.4.4   
4.4.5   
4.4.6    (115)
4.5    (116)
4.5.1    (116)
4.5.2    (116)
4.5.3    (121)
4.6  Резюме   (122)
Глава 5    (125)
5.1    (125)
5.1.1&Принципы и характеристики NBSP;   (125)
5.1.2    (126)
5.1.3   
5.2    (129)
5.2.1    (129)
5.2.2   
5.2.3    (132)
5.3   
5.3.1   
5.3.2   
5.3.3   
5.3.4   
5.3.5   
5.3.6   
5.3.7   
5.4    (139)
5.4.1    (139)
5.4.2    (143)
5.4.3    (149)
5.4.4   
5.4.5   
5.4.6    (164)
5.5    (165)
5.5.1    (165)
5.5.2   
5.5.3   
5.6  Резюме   (170)
Глава 6   
6.1   
6.1.1   
6.1.2    (172)
6.1.3    (173)
6.2   
6.2.1   
6.2.2   
6.2.3   
6.3   
6.3.1    (179)
6.3.2   
6.3.3    (183)
6.3.4    (185)
6.3.5   
6.4   
6.4.1   
6.4.2   
6.4.3    (198)
6.4.4    (200)
6.5   
6.5.1   
6.5.2   
6.6   
6.6.1   
6.6.2   
6.6.3   
6.7  Резюме  
Глава 7 Реализация адаптивного фильтра FPGA  
7.1   
7.1.1   
7.1.2   
7.1.3   
7.2    (222)
7.2.1&Принцип NBSP;   (222)
7.2.2    (223)
7.2.3   
7.2.4    (225)
7.2.5&Nbsp;   (226)
7.3    (230)
7.3.1    (230)
7.3.2    (231)
7.3.3    (231)
7.3.4    (234)
7.3.5    (238)
7.4   
7.4.1   
7.4.2    (240)
7.4.3    (243)
7.4.4    (247)
7.5    (248)
7.5.1    (248)
7.5.2    (251)
7.5.3    (253)
7.5.4   
7.6   
7.6.1   
7.6.2   
7.6.3   
7.6.4    (266)
7.7    (267)
7.7.1    (267)
7.7.2    (267)
7.7.3    (272)
7.8  Резюме  
Глава 8   
8.1   
8.2   
8.2.1   
8.2.2    (277)
8.2.3    (279)
8.2.4    (280)
8.3    (281)
8.3.1    (281)
8.3.2    (283)
8.4    (284)
8.4.1    (284)
8.4.2    (285)
8.4.3    (286)
8.5   
8.5.1   
8.5.2   
8.5.3   
8.5.4   
8.5.5    (304)
8.5.6    (306)
8.6    (307)
8.6.1    (307)
8.6.2    (307)
8.6.3   
8.7  Резюме   (312)
Глава 9    (313)
9.1    (313)
9.1.1    (313)
9.1.2    (314)
9.1.3    (316)
9.2    (317)
9.2.1    (317)
9.2.2    (319)
9.2.3    (321)
9.3    (324)
9.3.1    (324)
9.3.2  низкопроизводный дизайн фильтра   (325)
9.3.3    (327)
9.3.4    (327)
9.3.5    (329)
9.4    (331)
9.4.1    (331)
9.4.2    (333)
9.4.3   
9.5    (336)
9.5.1    (336)
9.5.2    (337)
9.5.3   
9.6  Резюме   (340)
Рекомендации   (341)
  Анализ инженерного экземпляра в FPGA. Специальные технические детали во время процесса реализации в основном включают в себя FIR -фильтры, фильтры IIR, многогранные фильтры, адаптивные фильтры, преобразование доменных фильтров и системы дпск.Эта книга имеет четкие идеи, плавный язык и тщательный анализ. Короткий период времени.