8 (905) 200-03-37 Владивосток
с 09:00 до 19:00
CHN - 1.14 руб. Сайт - 17.98 руб.

Сущность боевой подготовки FPGA. Программирование разработки Verilog. Процесс разработки FPGA. Метод проектирования FPGA. Технология разработки проектов FPGA. Практические учебники. Проектирование и реализация VGA. Разработка DDR3/PCI-e.

Цена: 563руб.    (¥31.3)
Артикул: 587530323814
Доставка по Китаю (НЕ включена в цену):
90 руб. (¥5)

Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.

Этот товар на Таобао Описание товара
Продавец:墨涵图书专营店
Адрес:Хэнань
Рейтинг:
Всего отзывов:0
Положительных:0
Добавить в корзину
Другие товары этого продавца
¥47846руб.
¥931 673руб.
¥49.8896руб.
¥ 49 30.8554руб.


  Основная информация, обратитесь к следующему введению
Название книги:Сущность боевой подготовки ПЛИС
Автор:Чжан Джинронг Чжан Чжэндонг Лю Ронгфу
Цены: 49.00
Номер ISBN: 9787302518419
Издательство:Tsinghua University Press

   Редактировать рекомендацию
Поле продуктов FPGA расширилось от первоначальной связи до потребительской электроники, автомобильной электроники, промышленного управления, измерения тестирования и других областей.Инженеры FPGA хотят участвовать в отрасли.
Цель этой книги -цель фактического боя. Улучшить фактический уровень развития и проект фактических боевых возможностей.


  краткое введение
Основываясь на принципе фактического развития боевых действий, эта книга сначала позволяет читателям всесторонне, по -прежнему и тщательно понимать принципы разработки FPGA через три этапа первичных, промежуточных и старших. Метод программирования FPGA.Эта книга разделена на 6 глав. Благодаря реализации, проектированию и реализации управления ключами, проектированием и реализацией автоматического продаж машин, разработке и реализации последовательной связи, проектировании и реализации VGA, изображений VGA-дисплея, реализации Sobel Opera, принципам дисплея VGA, DDR3 и PCI-E-теоретических объяснений с практикой. , SG Software и программное обеспечение HLS.Эта книга богата содержанием, типичными примерами и сильной практичностью.


  Оглавление
Amatalize  запись

Глава 1    1
1.1    1
1.1.1    1
1.1.2    4
1.1.3    5
1.1.4    6
1.2    8
1.2.1    8
1.2.2    12
1.2.3    13
1.3    17
1.3.1  машинное обучение   17
1.3.2    19
1.3.3    20
1.3.4  промышленный Интернет вещей   21
1.3.5  Облачные вычисления   22
1.3.6    23
1.4  Резюме   23
Глава 2    24
2.1    24
2.1.1    24
2.1.2    28
2.1.3    29
2.1.4    32
2.1.5    36
2.1.6    40
2.2    44
2.2.1    44
2.2.2    45
2.2.3    46
2.2.4  Тип данных   47
2.2.5    50
2.2.6    52
2.2.7    56
2.2.8    57
2.2.9    58
2.2.10    58
2.2.11    58
2.2.12    59
2.3    60
2.3.1    60
2.3.2    61
2.4  Резюме   63
Глава 3    64
3.1    64
3.1.1  анализ спроса   64
3.1.2    64
3.1.3    65
3.1.4    66
3.1.5    67
3.1.6    68
3.1.7    69
3.1.8    70
3.1.9    70
3.2    70
3.2.1  анализ спроса   70
3.2.2    71
3.2.3    71
3.2.4    72
3.2.5    73
3.2.6    74
3.2.7    74
3.2.8    75
3.3    75
3.3.1  анализ спроса   75
3.3.2    75
3.3.3    75
3.3.4    76
3.3.5    77
3.3.6    79
3.3.7    80
3.3.8    81
3.4    81
3.4.1  анализ спроса   81
3.4.2    81
3.4.3    82
3.4.4    84
3.4.5    87
3.4.6    87
3.4.7    89
3.4.8    90
3.5  Резюме   90
Глава 4    91
4.1    91
4.1.1  анализ спроса   91
4.1.2    91
4.1.3    93
4.1.4    94
4.1.5    97
4.2    99
4.2.1  анализ спроса   99
4.2.2    99
4.2.3    103
4.2.4    106
4.2.5    107
4.3    107
4.3.1  анализ спроса   107
4.3.2    107
4.3.3    108
4.3.4    108
4.3.5    110
4.4    110
4.4.1  анализ спроса   110
4.4.2    110
4.4.3    112
4.4.4    113
4.4.5    114
4.5  Резюме   120
Глава 5    121
5.1    121
5.1.1    121
5.1.2&Некоторые основные понятия NBSP;   123
5.1.3    128
5.1.4    133
5.1.5  Резюме   139
5.2    139
5.2.1    139
5.2.2    144
5.2.3    144
5.2.4    147
5.2.5    150
5.2.6    157
5.3  Резюме   159
Глава 6    160
6.1    160
6.2    166
6.2.1    167
6.2.2&Типы данных в NBSP;   174
6.2.3    174
6.3    175
6.3.1    176
6.3.2    193
6.3.3    199
6.4    211
6.5&Основное использование NBSP;   213
6.6 ——   214
6.6.1    214
6.6.2    216
6.6.3    216
6.7  Резюме   224


  об авторе
Чжан Джинронг, аспирант Технологического университета Хэбэй, участвовал в ряде исследований и инновационных проектов финансирования в провинции Хэбэй во время школы, опубликовал ряд компьютерных исследований и мобильных работ.В течение периода аспирантуры исходный код RAID модуля Linux System MD и деталь алгоритма FPGA.Я сделал много проектов FPGA, таких как: интерфейс DDR3, Gigabit Ethernet, HDMI, PCIE и т. Д.
Чжан Жендон, аспирант Университета электронных наук и техники Xi'an, является опытным в разработке систем Vivado, HLS, SysGen и ZYNQ. Алгоритм обработки радиолокационного сигнала и фактическое развитие процессора сигнала времени (ARM FPGA DSP).Многие проекты FPGA и ZYNQ были завершены, такие как управление интерфейсом DRAM (арбитраж), интерфейс DDR3, Gigabit Ethernet, Srio Aurora High -Speed ​​Serial Connection, PCIE и платформу обработки радиолокационных сигналов на основе ZYNQ.