8 (905) 200-03-37 Владивосток
с 09:00 до 19:00
CHN - 1.14 руб. Сайт - 17.98 руб.

Коммуникация IC Design Li Qinghua находится в электронном/коммуникационном (новом) профессиональной технологии Синьхуа

Цена: 2 175руб.    (¥120.96)
Артикул: 582586918703

Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.

Этот товар на Таобао Описание товара
Продавец:四川教育出版社图书专营店
Адрес:Сычуань
Рейтинг:
Всего отзывов:0
Положительных:0
Добавить в корзину
Другие товары этого продавца
¥ 12.7 10.34186руб.
¥34.21616руб.
¥84.21 514руб.
¥26.4475руб.

750 Business-More .jpg

Коммуникация IC Design

делать  Ли Цинхуа
Конечно   цена:189
вне&Ensp; издание&Encp; Общество:Machinery Industry Press
Дата публикации:01 апреля 2016 г.
Страница &Nbsp; номер:1181
Пакет   кадр:Оплата в мягкой обложке
ISBN:9787111525516
Оглавление
Предисловие
Предисловие
Предисловие
Zhang интегрированная конструкция схемы и HDL / 1
1.1 Интегрированная конструкция конструкции / 1
1.1.1 Концепция интегрированной схемы / 1
1.1.2ic Design of the Essence / 5
1.1.3ic Процесс проектирования / 9
1.2Verilog HDL Fast вход / 16
1.2.1Verilog HDL Введение / 16
1.2.2. Способность к выражению выражения / 17
1.2.3 Программы VERILOG: Общий -назначить Adder / 18
1.2.4 Вторая программа Verilog: многоэтажный селектор и операция операции / 20
1.2.5 Третья программа Verilog: D Триггер и многоуровневая задержка / 27
1.2.6 Четвертая программа Verilog: функция и комбинация схемы времени -34
1.2.7 Пятая Программа Verilog: Ограниченная государственная машина / 47
1.2.8 Шестая Программа Verilog: написать Testbench / 64
1.2.9 Седьмая Программа Verilog: SPI Bus / 85
1.2.10 Восьмая программа Verilog: асинхронная UART / 92
1.2.11 Некоторые полезные программы Verilog / 99
1.2.12Verilog Различные версии разных версий / 108
1.2.13VERILOG SINTAX Сводка / 108
1.3 Конструкция сложных логических модулей / 110
1.3.1 Структурный дизайн / 110
1.3.2 Дизайн потока данных / 114
1.3.3 Конструкция потока управления / 132
1.3.4 Конструкция важных компонентов интерфейса / 135
1.4 представляет и базовые операции / 144
1.4.1 Метод представления числа / 145
1.4.2 Правила расчета фиксированных точек / 149
1.4.3 Пример с фиксированной точкой / 149
1.4.4 Правила смещения фиксированных чисел / 152
1.5Verilog HDL спецификация программирования / 155
1.5.1 Спецификация документа / 156
1.5.2 Спецификация программирования / 156
1.5.3 Формат определения головки файла / 156
1.5.4 Правила формата / 157
1.5.5 Правила именования / 157
1.5.6 Общие правила кодирования / 158
1.5.7 Глобальные правила кодирования сигналов / 166
1.5.8 Правила кодирования модуля / 166
1.5.9 Комплексный дизайн / 167
1.5.10 Дизайн повторного использования / 168
1.5.11 Резюме спецификации программирования / 168
1,6HDL навыки проектирования цепи / 168
1.6.1 Основная цель для дизайна чипов / 168
1.6.2 Как улучшить рабочую скорость схемы / 170
1.6.3 Как уменьшить размер цепи (область использования) / 173
1.6.4 Как оптимизировать время / 187
Резюме / 194
Глава 2 FPGA Design and Advanced / 195
2.1FPGA ВВЕДЕНИЕ / 196
2.1.1fpga's Motater Secret / 200
2.1.2fpga имеет причины для программирования / 201
2.1.3 Другое внутреннее блок FPGA / 205
2.1.4FPGA в направлении применения / 205
2.1.5FPGA Процесс проектирования / 207
2.1.6FPGA Иерархическое улучшение / 217
2.2 Farmids между FPPGA и ASIC / 220
2.3FPGA Базовая композиция / 221
2.3.1 Ресурсы ОЗУ OFFPGA / 222
2.3.2DSP Ресурсы / 232
2.3.3pt Ресурс / 239
2.3.4i / o PIN -ресурсы / 244
2,4FPGA DEBUGGING / 251
2.4.1 Инструмент для редактирования контента памяти онлайн / 251
2.4.2 Встроенный логический анализатор / 253
2.4.3 Виртуальный JTAG / 260
2.4.4LogicLock / 267
2.4.5
2.5FPGA Метод проектирования / 269
2.5.1 Технические характеристики проектирования OffPGA / 270
2.5.2 Общая конструкция конструкции OffPGA / 270
2,6FPGA Оптимизация схемы / 285
2.6.1 Общий принцип оптимизации / 287
2.6.2FPGA оптимизированный пример / 288
2.7FPGA Комплексная концепция / 290
2.7.1 Комплексная и непревзойденная индукция / 291
2.7.2 Alway Комплексная концепция / 292
2.7.3 Комплексная концепция ограниченной государственной машины / 293
2.7.4 Пример комплексного модуля / 294
2,8FPGA DESIRCTION
2.8.1 Внешний интерфейс / 302
2.8.2 Clock Cupt / 302
2.8.3 Сброс сброса / 305
2.8.4FPGA Правила проектирования / 307
Приложение процесс разработки и среда приложения быстро построить / 310
Резюме / 338
Глава 3 Основные компоненты Дизайн системы связи / 339
3.1 Структура модели связи / 340
3.1.1 Структура композиции цепи связи / 340
3.1.2 Модули общего алгоритма / 341
3.2 Основной алгоритм системы связи / 342
3.3 Основная процедура конструкции чипов системы связи / 344
3.3.1 Общий процесс дизайна чипов / 345
3.3.2 Анализ категории спроса / 345
3.3.3 Внедрение чипов с высоким уровнем связи / 346
3.3.4 Реализация среднего чипа связи / 347
3.3.5 Внедрение чипов с низким уровнем связи / 349
3.3.6 План реализации для традиционных чипов основной полосы терминала / 350
3.4 Дизайн цифрового фильтра / 352
3.4.1 Основные понятия фильтра / 352
3.4.2 Базовая аппаратная реализация фильтра / 354
3.4.3FIR Filter Adnware Adnulation Обзор структуры / 357
3.4.4 FIR -фильтр на основе распределенных алгоритмов / 366
3.4.5iir Дизайн фильтра / 373
3.4.6 Количественные проблемы при проектировании фильтра / 376
3.4.7 Применение расширения цифрового фильтра——
3.5fft Принцип и аппаратный дизайн / 389
3.5.1 Обзор / 389
3.5.2fft Алгоритм резюме / 392
3.5.3fft Проблемы реализации / 396
3.5.4FFT План аппаратной реализации / 398
3.5.5 Подходит для 64 -точечной дизайна FFT / 404
3.5.6. Подходит для 64 -балльной конструкции FFT / 411
3.5.7fft и FIR отношения / 414
3.5.8 Изменение строки раскрытия / 415
3.6cordic Algorithm / 418
3.6.1cordic введение / 418
3.6.2 Пример угла резки в любом случае / 419
3.6.3cordic Algorithm / 422
3.6.4cordic Общие принципы алгоритма / 424
3.6.5. Структура реализации аппаратного обеспечения алгоритма / 426
3.7NCO и DDS / 432
3.7.1nco и DDS введение / 432
3.7.2nco Принцип проектирования / 432
3.7.3nco Аппаратный дизайн / 434
3.7.4DDS Аппаратный дизайн / 435
3.7.5dds Реализуйте модуляцию связи / 437
3.8 Интегрированные случаи обработки цифровых сигналов 1: Цифровая промежуточная частота / 439
3.8.1 Обзор / 439
3.8.2 Число переменной частоты / 440
3.8.3 Цифровой переход / 457
3.8.4 Системная конструкция конверсии частоты вверх и вниз чисел / 461
3.8.5 Различные случаи проектирования цифровой промежуточной частоты / 468
3.9 Интегрированные случаи обработки цифровых сигналов 2: FM Radio / 482
3.9.1FM Радио принцип / 483
3.9.2FM Идеи Демодуляции Радио / 485
3.9.3FM Промежуточная обработка частоты / 486
3.9.4FM's ESL Design / 491
3.9.5FM Реализация аппаратного оборудования / 493
3.9.6FM Темы, связанные с радио, / 499
Некоторые методы реализации алгоритма обработки цифровых сигналов приложения / 505
Резюме / 519
Глава 4 Код канала системы связи / 520
4.1 Основная структура коммуникации Codec / 521
4.1.1 Основные знания кода / 521
4.1.2 Несколько основных концепций, закодированных / 522
4.1.3 Связь между кодированием канала / 523
4.1.4 Код / 523
4.1.5 Кодирование предела емкости / 524
4.1.6 Основная процедура кода кода и декодирования чипа / 525
4,28b / 10b Кодирование и декодирование / 525
4.2.18B / 10B Процесс кода / 526
4.2.28b / 10b процесс декодирования / 530
4.2.38B / 10B Кодирование и декодирование Verilog Реализация / 531
4.3 Основы ограниченного домена / 534
4.3.1 Основная концепция ограниченного домена / 535
4.3.2 Вычислительные правила полинома с ограниченным доменом / 536
4.3.3gf (2) Домен много -цент -вычисления / 538
4.3.4 Метод работы с ограниченным доменом, подходящий для аппаратной реализации / 539
4.4CRC Резумный код школьного теста Введение / 547
4.4.1 Основной принцип алгоритма / 548
4.4.2 Несколько основных концепций / 549
4.4.3CRC Алгоритм реализация / 550
4,5RS CODE / 555
4.5.1RS Алгоритм кодирования / 556
4.5.2rs Алгоритм декодирования / 560
4,6 млрд. К.ч -код / ​​579
4.6.1bch Кодирование / 580
4.6.2bch Метод декодирования Краткое введение / 582
4.7 Введение в код свертки / 585
4.7.1 Связанные концепции сверточного кодекса / 585
4.7.2 Код кода GM / 585
4.7.3 Деформация и специальная обработка кодов свертки / 589
4.7.4 Принцип декодирования сверточного кодекса / 590
4.7.5viterbi Декодирование аппаратной реализации / 604
4.7.6viterbi расширение тема / 606
4.8 Корпус интеграции кода / 609
4.8.1 Схема кодирования / 609
4.8.2 Процесс яйцевой кодирования / 610
4.8.3 Общий обзор аппаратной схемы / 612
4.8.4 Кодирование канала / 618
4.8.5 Декодирование канала / 626
4.8.6 Несколько ключевых вопросов в реализации чипа / 634
Резюме / 644
Пунктирное содержание

краткое введение

Эта книжная система объясняет теорию и реализацию проектирования чипа базовой полосы.Содержание книги включает в себя базовые знания, такие как знания в области дизайна IC, базовые знания системы и теоретические знания, связанные с общением; Полем

Краткое содержание

вперед    Лидер   : Говорить в 2001 году:“……&Rdquo;, теперь это было в основном реализовано сейчас, Motorola, Bei Power и Siemens в прошлом       .Оглядываясь назад на эти прошлые события, немного улыбки, чтобы увидеть вкус ветра и облаков, но в глубине, что заставляет этих гигантов подниматься и падать, а взлеты и падения - это развитие информационной эры, И главный герой, стоящий за приливом информации, всегда занимается высокой интеграцией.Индустрия дизайна чипов, как интенсивная и высокая индустрия с высоким уровнем капитала, требует много базовых знаний и фоновых знаний для поддержки.Если предыдущее накопление не существует, какая -либо компания не может запустить продукт, лишенный технологии, поэтому для внутренних предприятий трудно изменить ситуацию на рынке коммуникаций до 2000 года.Но с развитием технологий, улучшения методов проектирования и зрелости различных базовых схем дизайна, двери дизайна чипов ...