8 (905) 200-03-37 Владивосток
с 09:00 до 19:00
CHN - 1.14 руб. Сайт - 17.98 руб.

Учебное пособие по практике дизайна CPLD/FPGA и ASIC (2 -е издание): Чэнь Ян, Зу Даошэн, Чжу Руки отредактировали электронику и электронику.

Цена: 806руб.    (¥44.8)
Артикул: 627361880996

Вес товара: ~0.7 кг. Указан усредненный вес, который может отличаться от фактического. Не включен в цену, оплачивается при получении.

Этот товар на Таобао Описание товара
Продавец:沈阳新华书店图书专营店
Адрес:Сычуань
Рейтинг:
Всего отзывов:0
Положительных:0
Добавить в корзину
Другие товары этого продавца
¥22.8410руб.
¥120.92 174руб.
¥47.5855руб.
¥19.6353руб.

Учебное пособие по практике дизайна CPLD/FPGA и ASIC (2 -е издание)

делать  Чен Ян, Зу Даошэн, под редакцией Чжу Руки
Конечно   цена:56
вне&Ensp; издание&Encp; Общество:Science Press
Дата публикации:01 сентября 2010 г.
Страница &Nbsp; номер:419
Пакет   кадр:Оплата в мягкой обложке
ISBN:9787030288301
Оглавление
Последовательность
II предисловие
Предыдущая поговорка
Чжан Юлу
1.1 Обзор
1.1.1 Разработка электронных устройств
1.1.2 Разработка технологии электронного проектирования
1.2 История развития технологии EDA
1.2.1 EDA Concept
1.2.2 Разработка технологии EDA
1.3 История развития CPLD/FPGA
1.3.1 Классификация цепей цифровой интеграции
1.3.2 История разработки программируемых логических устройств
1.4 Введение в инструменты проектирования EDA
1.4.1 Инструменты и моделирования электронных цепей
1.4.2 Программное обеспечение для проектирования печатных плат
1.4.3 Программное обеспечение для дизайна IC
1.4.4 Инструмент разработки приложений CPLD / FPGA
1.5 Метод проектирования цифровой системы
1.5.1 Основной способ разработки цифровой конструкции
1.5.2 Метод проектирования современной цифровой системы
1.5.3 Процесс проектирования приложений CPLD / FPGA
1.5.4 Процесс проектирования на основе квартала ⅱ
1.5.5 Процесс проектирования на основе ISE
Мышление и практикующие вопросы
Глава 2 Фонд программируемого логического устройства
2.1 Введение
2.2 PID -устройство и его классификация
2.2.1 Устройство PLD
2.2.2 Классификация PLD
2.3 Введение в структуру устройства логики программирования
2.3.1 Стандартный дверной блок, сигнал схемы и эквивалентная карта PAL
2.3.2 Метод логического представления PLD
2.3.3 Основная структура PLD
2.4 Структура и принцип CPLD/FPGA
2.4.1 Основная структура EPLD и CPLD
2.4.2 Основная структура FPGA
2.5 Программирование устройства CPLD/FPGA
2.5.1 Устройство epld / cpld от Altera и их конфигурация и программирование
2.5.5 л, устройство Attice ISP-CPLD и его программирование
2.5.3 Устройства и программирование Xilinx CPLD / FPGA
2.5.4.cpld / FPGA Общая конструкция цепи
2.6 Технология испытаний на границу
Мышление и практикующие вопросы
Глава 3 Практика разработки приложений EDA инструмента
3.1 ВВЕДЕНИЕ Кварта
3.2 Как использовать Quartus II
3.2.1 Метод ввода принципов
3.2.2 Метод ввода HDL
Мышление и практикующие вопросы
Глава 4 Цифровая система и описание HDL Verllog
4.1 Общая структура Verilox HDL
4.1.1 Электронная система, схема и модуль
4.1.2 Структура модуля Verilog HDL
4.1.3 Описание Метод модуля Verilog HDL
4.2 VEDLOG HDL Модель и дизайн цифровых цепей
4.2.1 Конструкция конструкции схемы светофора светофора
4.2.2 Четыре двоичных номера 18421BCD Код
4.2.3 Дизайн генератора функций
4.2.4 Выбор одного сектора данных
4.2.5 Дизайнер продавцов
4.2.6. Сдвиг дизайн регистрации
4.2.7 Псевдо -рандомерная последовательность. Конструкция генератора сигналов последовательности
Мышление и практикующие вопросы
Глава 5 Verilog Language Language Language
5.1 Зачем использовать Verilog HDL
5.1.1 Обзор
5.1.2 Сравнение VERILOG HDL и VHDL
5.1.3 Основные функции языка Verilog HDL
5.1.4 Обзор традиционных методов проектирования цифровых схем
5.2 Verilog HDL Основная грамматика
5.2.1 Verilog HDL Слова
5.2.2 Verilog HDL Тип данных
5.2.3 Verilog HDL Операционный символ и выражение
5.2.4 Системная задача и системная функция
……
Глава 6 Verilog HDL Design Advanced
Глава 7 Пример комплексного дизайна
Глава 8 Дизайн экспериментальный проект
Глава 9 SOPC Design
Приложение A Verilog HDL Ключевое слово
Приложение B MY-FPGA-EP1C3 Правление развития введение
Рекомендации
Пунктирное содержание

краткое введение

«Учебное пособие по практике дизайна CPLD/FPGA и ASIC (второе издание)» основано на крупных устройствах логики программирования, и подробно представляет принципы и технологии разработки устройств PLD, CPLD/FPGA.~ 3 представляет принципы технологии EDA и программируемых логических устройств. Индикаторы производительности и выбор, методы программирования и схемы устройств CPLD/FPGA, а также обычно используемого программного обеспечения EDA.Глава 4 ~ 6 Сначала подробно представьте язык HDL Verilog, а затем опишите метод реализации общих цифровых логических цепей в порядке цифровых цепей и логических курсов проектирования, а также обсудите метод и метод комплексных цифровых цепей, разработанных Veriloghdl.Главы 7 и 8 являются дизайнерскими экспериментальными деталями, в том числе классические упражнения по проектированию цифровых цепей и комплексные проекты дизайна.Глава 9 представляет тенденцию разработки встроенных систем, технологии проектирования SOPC и ее применения.
«CPLD/FPGA и учебник по практике дизайна ASIC (второе издание)» может использоваться в качестве учебников для профессиональных курсов проектирования цифровых систем, таких как электроника, электроника, электрическая и электрическая, электрическая и электрическая система колледжей и университетов, а также может использоваться в качестве Справочник по техническому и техническому персоналу в соответствующих областях.